专业PCB抄板,PCB设计,芯片解密,SMT加工,样机制作尽在联微科技

热线电话:0755-83676323

集成系统PCB板设计的新技术

集成系统PCB板设计的新技术
目前的电子设计大多是集成系统级设计,整个项目中既包含硬件整机设计又包含软件开发。这种技术特点向电子工程师提出了新的挑战。

    首先,如何在设计早期将系统软硬件功能划分得比较合理,形成有效的功能结构框架,以避免冗余循环过程;
其次,如何在短时间内设计出高性能高可靠的PCB板。因为软件的开发很大程度上依赖硬件的实现,只有保证整机设计一次通过,才会更有效的缩短设计周期。本文论述在新的技术背景下,系统板级设计的新特点及新策略。

    众所周知,电子技术的发展日新月异,而这种变化的根源,主要一个因素来自芯片技术的进步。半导体工艺日趋物理极限,现已达到深亚微米水平,超大规模电路成为芯片发展主流。而这种工艺和规模的变化又带来了许多新的电子设计瓶颈,遍及整个电子业。板级设计也受到了很大的冲击,最明显的一个变化是芯片封装的种类极大丰富,如BGA,TQFP,PLCC等封装类型的涌现;其次,高密度引脚封装及小型化封装成为一种时尚,以期实现整机产品小型化,如:MCM技术的广泛应用。另外,芯片工作频率的提高,使系统工作频率的提高成为可能。而这些变化必然给板级设计带来许多问题和挑战。首先,由于高密度引脚及引脚尺寸日趋物理极限,导致低的布通率;其次,由于系统时钟频率的提高,引起的时序及信号完整性问题;第三,工程师希望能在PC平台上用更好的工具完成复杂的高性能的设计。由此,我们不难看出,PCB板设计有以下三种趋势:

高速数字电路(即高时钟频率及快速边沿)的设计成为主流。
产品小型化及高性能必须面对在同一块板上由于混合信号设计技术(即数字、模拟及射频混合设计)所带来的分布效应问题。
设计难度的提高,导致传统的设计流程及设计方法,以及PC上的CAD工具很难胜任当前的技术挑战,因此,EDA软件工具平台从UNIX转移到NT平台成为业界公认的一种趋势。

高速数字系统PCB板解决方案

一般情况下,当信号的互连延迟大于边沿信号翻转阀值时间的20%时,板上的信号导线就会显示出传输线效应,即连线不再是显示集总参数的单纯的导线性能,而是呈现分布参数效应,这种设计即为高速设计。在高速数字系统设计中,设计者必须解决由寄生参数所导致的错误翻转及信号失真问题-即时序和信号完整性问题。目前这也是高速电路设计者必须解决的瓶颈问题。